Amano Lab.

授業topに戻る

誰にもわかるディジタル回路ホームページ

間違いを見付けた方はhunga-at-am.ics.keio.ac.jpにメール下さい。

Verilog解説

  • 「Verilog入門スタイルとは?」 
  • 「モジュールの宣言」
  • 「テストベンチの基本」
  • 「assign文」
  • 「数の表現」
  • 「バスの表現」
  • 「演算」
  • 「条件演算子」
  • 「符号拡張算術右シフト」
  • 「defineとparameter」
  • 「wireとreg」
  • 「mem文」
  • 「always文」
  • 「if文」
  • 「case文」
  • Verilogの記述例

  • 「ALU」
  • 「3-8デコーダ」
  • 「プライオリティエンコーダ」
  • 「さいころ表示器」
  • 「7セグメントデコーダ」
  • 「レジスタ」
  • 「カウンタ」
  • 「同期微分」
  • 「状態遷移」
  • 「16bit マイクロプロセッサ POCO1サイクル版」
  • 「32bit マイクロプロセッサ MIPS1サイクル版」
  • 演習の回答

  • ヒントしか載っていない演習問題の回答です 
  • webmaster@am.ics.keio.ac.jp