VLSI の 設計
乱数発生器 (96年度)
VDECを通して,CMOS1.5μmのプロセスで作りました。
30MHzで動作しました。
双方向マルチセレクタ (97年度)
VDECを通して、CMOS1.5μmのプロセスで作っています。
現在設計中
来年度試作に向けて現在も設計中です
トップページに戻る
vlsi@aa.cs.keio.ac.jp
Last modified: Thu Nov 10 00:00:00 1997